首 页  硕士培养  IC实验室  产品简介 下载中心  深圳研发部 员工俱乐部 招贤纳士 留言板 联系我们
最新消息
2006年研究生答辩时间表: 3月20日-4月 提交论文, 4月1日-4月3日 论文印刷 4月5日-5月15日 外审, 5月20日-6月10日 答辩 。
 
 
 
友情连接

                         

 

IC 实 验 室

              

本公司IC实验室从2003年起步,与大学和研究所建立了紧密的联系,在IC设计方面不断探索,积累了设计经验,具有了强劲的IC设计能力。

实验室研发人员参与了10多种通用和专用微处理器、IC芯片和FPGA电路的研究设计和应用开发,包括“863”计划项目、国家自然科学基金项目等。在微处理器设计、DSP芯片设计、VLSI设计与验证、IC计算机辅助设计与测试,高速PCB板设计等方面进行了卓有成效的工作。

参加研制的大型项目包括:

l        高性能微处理器设计关键技术研究

l        通用64位微处理器固核研究

l        32位高性能嵌入式数字信号处理器DSP芯片技术开发

l        SOC/硬件协同设计技术研究

l        高性能微处理器优化编译器

l        32位浮点数字信号处理器DSP

l        高性能64EPIC体系结构通用微处理器设计

l        机顶盒相关IC芯片设计

l        网络摄像机相关IC芯片设计

l        其他多款ASIC设计

 

另外,在参研项目的过程中,根据目标要求设计开发了多款IP软、硬核:

l        64位算数逻辑移位器

l        64位整数ALU部件

l        64位整数乘法器

l        64位浮点乘加器

l        高速多端口寄存器文件

l        高速SRAMDRAM

l        高速CAM

l        高速、低功耗ROM

l        GTL buffer

l        SSTL buffer

l        LVDS buffer

l        PLL

 

预研领域

本公司IC实验室一方面着眼于当前技术应用,另一方面放眼未来,进行多方预研。研发采用3种实现方式:通用微处理器和嵌入式微处理器的FPGA设计实现,通用微处理器和嵌入式微处理器的ASIC设计实现,IC模块的全定制设计及其IP核实现。

当前及今后预研领域如下:

l        超大规模集成电路基础理论与设计技术

以超大规模集成电路、互连、可靠性技术和设计方法为研发目标,主要研究内容包括:

u      微处理器部件电路:涉及高速运算器、寄存器文件、Cache、嵌入式DRAM、高速PLL结构与电路、特殊IO电路、适宜特殊应用的特殊电路结构等。

u      低功耗电路设计技术:涉及超深亚微米工艺下漏电流控制技术,超深亚微米工艺下的功耗模型和高效高精度功耗分析技术。

u      集成电路设计自动化技术:涉及集成电路设计方法学、集成电路逻辑综合与物理综合技术,集成电路模拟矢量自动生成技术、集成电路形式验证技术、集成电路故障模拟及测试程序开发技术等。

 

l        嵌入式系统技术

以高速度、高精度、数字化、智能化嵌入式系统为研发目标,主要研究内容包括:

u      典型嵌入式系统平台技术:面向雷达、通信、精确制导、星上信息处理等应用系统,研究其共性平台技术。

u      嵌入式系统设计技术:涉及嵌入式系统描述、综合与形式验证技术、高可靠性板级设计技术、嵌入式系统加固设计技术、面向典型嵌入式系统应用的高可信软件设计技术。

u      嵌入式系统调试与开发环境:包括嵌入式系统应用程序调试环境、实时在线仿真技术、基于JTAG的仿真技术、开发板与评估板设计技术等。

 

l        SOC系统技术

以创新的高性能CPU/DSP为核的SOC系统平台为研发目标,主要研究内容包括:

u      面向SOC的系统设计与集成技术:涉及SOC总体集成技术、基于平台的软硬件设计技术等。

u      模拟、射频及混合信号集成电路设计:面向SOC中关键性的模拟、射频电路IP模块实现技术,集成电路中的混合信号串扰效应以及保持信号完整性的关键技术,IP核在各个设计层次上的标准化描述、精确的特性模型及芯核特性的提取方法。

u      SOC的综合、验证与测试技术:研究测试的高层次抽象模型和层次式、结构化表示理论;研究与物理层相关的系统综合方法,解决设计不收敛的难题;研究能反映SOC重要指标的故障模型和故障模拟技术;研究行为级、逻辑级、电路级和版图级等各种层次的验证与测试生成方法;研究模拟电路测试、数模混合电路测试、软硬件协同测试、可复用芯核测试、低功耗测试等问题。

 

 

本公司IC实验室90%以上人员具有本科或研究生学历,其中80%以上IC设计人员具有微电子及其相关专业背景。在IC研发过程中,研发人员也比较重视学术交流,与相关学术界有着频繁接触,以下是近几年来在相关会议和杂志上发表的学术论文。

序号

题名

主要作者

1

CPU内建自测试的设计与实现

朱定飞

2

一种TLB的延迟优化设计

党桂斌

3

一种基于JTAG边界扫描的仿真调试结构的设计与实现

张新芳

4

基于FPGA的视频卡的设计与实现

李学康

5

基于DSPMP3解码系统设计

王劲松

6

变压器在线监控系统的优化方案

 

7

高速双终端SSTL输出电路设计

王东林

8

128×65 128写高速寄存器文件的全定制设计

 

9

一种锁相环性能测试的方法

 

10

16位乘法器全定制设计

李兆亮

11

32位全静态加法器的电路优化

雷丛华

12

输出位宽可重构SRAM核设计

 

13

高速低压差分信号LVDS CMOS电路设计

雷建武

14

一种32b/16b×2并行移位器设计与优化

喻仁峰

15

推动器件小型化的几项新工艺

 

16

一种高速低功耗CAM单元设计

 

17

提高动态电路频率的一种改进方法

雷普红

18

应用于锁相环中的三态检相器

 

19

FPGA仿真验证中逻辑综合工具的选择

 

20

仿真验证辅助程序的设计

刘丽霞

21

一种用于IP复用的SOC设计的信息预测软件

 

22

高性能微处理器的仿真模型设计与优化

 

23

全芯片ESD防护设计

 

24

64位并行整数乘法器设计

董兰飞

25

故障测试与调试结构的一体化设计

邓勤学

26

单端口可重构SRAM核的内建自测试研究

 

27

浮点运算中LZA的设计与实现

毛二坤

28

数据cache修改位和有效位的硬件实现

 

29

越界判断电路的优化设计

 

30

TLB结构及其优化设计

黄毅伟

31

一种全定制分支目标缓冲区设计

 

32

一种利用上电监测电路初始化芯片的设计

吴振宇

33

一种高效多媒体加法器的实现方法

 

34

128写寄存器文件旁路电路设计

 

 


 

双色球
 
友情链接:lianjie
 

   版权所有:宁波迪吉特电子科技发展有限公司 | 技术支持:  设为首页  收藏本站 联系我们
浙ICP备06001983

  • 宁波保税区发展大厦B座1507 ZIP 315800
  • TEL 86-574-86821587 FAX 86-574-86821587
  • E-mail huiluohl@126.com
        Copyright© 2005-2008 All rights reserved